디지털 전자 설계에서 클럭 도메인 교차(질병 통제 예방 센터),또는 단순히 클럭 교차는 한 클럭 도메인에서 다른 클럭 도메인으로 동기식 디지털 회로에서 신호를 순회하는 것입니다. 신호가 충분히 길게 어설션되지 않고 등록되지 않은 경우 들어오는 클럭 경계에 비동기식으로 나타날 수 있습니다.
동기식 시스템은 클록 신호를 생성하는 단일 전자 오실레이터와 그 클록 도메인—해당 오실레이터의 해당 신호에 의해 직접 클럭 된 메모리 요소 및 해당 메모리 요소의 출력에 연결된 조합 논리로 구성됩니다.
때문에 속도-빛 지연,타이밍 스큐,등,이러한 동기 시스템에서 클럭 도메인의 크기는 클럭 주파수에 반비례합니다. 초기 컴퓨터에서는 일반적으로 모든 디지털 논리가 단일 클럭 도메인에서 실행되었습니다. 이 경우,전송 회선 손실 및 왜곡으로 인해 디지털 신호를 66 메가 헤르츠 이상으로 운반하기가 어렵습니다(클럭 신호는 동기식 디지털 시스템에서 가장 높은 주파수입니다). 처음에는 각 프로세서 칩이 자체 단일 클럭 도메인에서 실행되었고 나머지 컴퓨터의 디지털 로직은 다른 느린 클럭 도메인에서 실행되었습니다. 이 응용 프로그램은 당신에게 아름다운 천장 디자인 아이디어의 갤러리를 보여줍니다
다른 클럭 도메인에는 다른 주파수,다른 위상(다른 클럭 대기 시간 또는 다른 클럭 소스로 인해)또는 둘 다를 갖는 클럭이 있습니다. 어느 쪽이든 두 도메인의 클럭 에지 간의 관계를 신뢰할 수 없습니다.
단일 비트 신호를 더 높은 주파수를 가진 클럭 도메인에 동기화하는 것은 소스 도메인에 의해 클럭되는 플립-플롭을 통해 신호를 등록함으로써 성취될 수 있으며,따라서 더 높은 주파수 클럭 대상 도메인에 의해 검출될 만큼 충분히 긴 신호를 보유한다.
대상 도메인의 준안정성 문제를 피하기 위해 최소 2 단계의 재동기화 플립 플롭이 대상 도메인에 포함됩니다.
느린 주파수로 클럭 도메인으로 순회하는 단일 비트 신호를 동기화하는 것이 더 번거롭다. 이를 위해서는 일반적으로 대상 도메인에서 소스 도메인으로의 피드백 형태로 각 클럭 도메인의 레지스터가 필요하며 신호가 감지되었음을 나타냅니다.
경우에 따라 클럭 게이팅으로 인해”느린”도메인이 1 초에서 다음 초로 변경되는 두 개의 클럭 도메인이 발생할 수 있습니다.